Μοντελοποίηση Λογικών Κυκλωμάτων


Απλοποίηση λογικών κυκλωμάτων, συνδυαστικά και ακολουθιακά κυκλώματα, προγραμματιζόμενη λογική, εισαγωγή στη γλώσσα VHDL, τρόποι περιγραφής, δημιουργία μοντέλων και προσομοίωση


Στόχοι Μαθήματος

O στόχος είναι να εισαχθεί ο φοιτητής σε πιο πολύπλοκα κυκλώματα (ακολουθιακά και προγραμματιζόμενης λογικής) και να λάβει βασικές γνώσεις σχετικά με τον τρόπο περιγραφής, μοντελοποίησης και προσομοίωσης κυκλωμάτων με τη γλώσσα περιγραφής υλικού VHDL


Προαπαιτούμενες Γνώσεις

Ψηφιακή σχεδίαση


Περιεχόμενα

Απλοποίηση λογικών συναρτήσεων με τη μέθοδο του χάρτη Περιγραφή βασικών συνδυαστικών κυκλωμάτων, αθροιστές, πολυπλέκτες, αποκωδικοποιητές Περιγραφή βασικών ακολουθιακών κυκλωμάτων , μανδαλωτές, flip flop, τύποι flip-flop Αρχές σχεδίασης ακολουθιακών κυκλωμάτων, σχεδίαση με διαφορετικά flip-flop, διαγράμματα καταστάσεων και πίνακες καταστάσεων, κυκλώματα ανίχνευσης ακολουθίας, μετρητές, καταχωρητές Στοιχεία προγραμματιζόμενης λογικής, PLA, PAL, CPLD FPGAs, Υλοποίηση μονάδων Λογικής με πολυπλέκτες, διασύνδεση μονάδων λογικής, εφαρμογές Εισαγωγή στην VHDL, Οντότητες και αρχιτεκτονικές, δομικές περιγραφές, περιγραφές ροής δεδομένων, αλγοριθμικές περιγραφές Παραδείγματα δομικών περιγραφών, περιγραφών ροής δεδομένων, αλγοριθμικών περιγραφών Κυματομορφές, ανάθεση τιμών σε σήματα, οδηγοί σημάτων, χρόνος της προσομοίωσης

ΤΑΥΤΟΤΗΤΑ ΜΑΘΗΜΑΤΟΣ

Βαθμίδα:

Τύπος:

Προπτυχιακό

(A+)


Εκπαιδευτές: Σταύρος Σουραβλάς
Τμήμα: Εφαρμοσμένης Πληροφορικής
Ίδρυμα: Πανεπιστήμιο Μακεδονίας
Θεματική Περιοχή: Επιστήμες Υπολογιστών, Πληροφορικής, Τηλεπικοινωνιών
Άδεια Χρήσης: Αναφορά Δημιουργού - Παρόμοια Διανομή CC BY-SA

Επισκεφτείτε το μάθημα

ΜΟΙΡΑΣΤΕΙΤΕ ΤΟ ΜΑΘΗΜΑ
ΣΧΕΤΙΚΑ ΜΑΘΗΜΑΤΑ